|本期目录/Table of Contents|

[1]何瑞祥,陈乃金.可重构计算系统容错综述[J].绵阳师范学院学报,2017,(05):90-97.
 HE Ruixiang,CHEN Naijin.Fault Tolerance of Reconfigurable Computing System[J].Journal of Mianyang Normal University,2017,(05):90-97.
点击复制

可重构计算系统容错综述(PDF)
分享到:

《绵阳师范学院学报》[ISSN:1672-612X/CN:51-1670/G]

卷:
期数:
2017年05期
页码:
90-97
栏目:
计算机与网络技术
出版日期:
2017-05-15

文章信息/Info

Title:
Fault Tolerance of Reconfigurable Computing System
文章编号:
1672-612X(2017)05-0090-08
作者:
何瑞祥陈乃金
安徽工程大学计算机与信息学院,安徽芜湖 241000
Author(s):
HE Ruixiang CHEN Naijin
College of Computer and Information Science, Anhui Polytechnic University, Wuhu, Anhui 241000, China
关键词:
电子芯片 容错 可重构硬件 演化硬件
Keywords:
electronic chip fault tolerance reconfigurable hardware evolutionary hardware
分类号:
TP302.8
DOI:
-
文献标志码:
A
摘要:
随着电子芯片集成度的大幅提高,系统芯片的可靠性成为一个严峻的问题.在一些对系统稳定性要求较高的行业,系统故障会造成巨大的经济人力损失.本文详细介绍了近年来国内外学者在容错方面的一些科研成果,可重构硬件由于其可灵活编程、功耗低等优点,较为适合作为演化硬件的载体.详细介绍了两种典型的可重构硬件容错方案实现原理,通过对比分析预测了未来容错技术的发展方向.
Abstract:
With great improvement of the electronic chip integration, the reliability of the system chip has become a serious problem. In some industries where system stability is strictly required, system failures can result in significant economic and human losses. This paper introduces some research achievements of domestic and foreign scholars in fault tolerance in recent years, which shows reconfigurable hardware is more suitable as a carrier of evolutionary hardware because of its advantages of flexible programming, low power consumption. The realization principles of two typical reconfigurable hardware fault-tolerant schemes are introduced in detail, and the future development direction of fault-tolerant technology is predicted by comparative analysis.

参考文献/References:

[1] Jafri S M A H,Piestrak S J,Paul K,et al.Energy-Aware Fault-Tolerant CGRAs Addressing Application with Different Reliability Needs[C]// Digital System Design.IEEE,2013:525—534.
[2] Afonso F,Silva C,Tavares A,et al.Application-level fault tolerance in real-time embedded systems[C]//International Symposium on Industrial Embedded Systems.IEEE,2008:126—133.
[3] 韩月平,刘泳,孙雅茹,等.演化硬件容错技术的研究[J].系统工程与电子技术,2005,27(3):416-418.
[4] 杨学军,高珑.故障流模型:硬件故障的软件传播建模与分析[J].软件学报,2007,18(4):808-820.
[5] 吴艳霞,顾国昌,戴葵,等.汇编级软硬结合的控制流检测方法[J].计算机研究与发展,2010,47(8):1481-1489.
[6] Johnston W.Increasing system reliability-a survey of redundant control methods[C]//Programmable Control and Automation Technology Conference and Exhibition,1988.Conference Proceedings.Fourth Canadian.IEEE,1988:12A1-2/1-5.
[7] 吴斌,高珑.软件双冗余容错系统的容错能力和性能分析[J].计算机研究与发展,2009,46(s2).
[8] 高珑,王之元,杨学军.高效的部分冗余容错编译:复制错误流关键子图[J].软件学报,2007,18(9):2105—2116.
[9] 殷进勇,顾国昌,吴艳霞.可重构系统中实时任务容错调度算法[J].计算机应用研究,2009,26(5):1729—1732.
[10] Schweizer T,Schlicker P,Eisenhardt S,et al.Low-Cost TMR for Fault-Tolerance on Coarse-Grained Reconfigurable Architectures.[C]// International Conference on Reconfigurable Computing and Fpgas.IEEE,2011:135—140.
[11] 张仕健,胡伟武.一种向分支指令后插入冗余指令的容错微结构[J].计算机学报,2007,30(10):1674—1680.
[12] 谭龙生,梁华国,王存.一种用于嵌入式软核的动态可重构容错方案[J].合肥工业大学学报(自然科学版),2015(11):1502—1507.
[13] Schweizer T,Kuster A,Eisenhardt S,et al.Using Run-Time Reconfiguration to Implement Fault-Tolerant Coarse Grained Reconfigurable Architectures[C]// IPDPS Workshops,2012:320—327.
[14] 王之元,杨学军,周云.大规模MPI并行计算的可扩展TMR容错机制[J].软件学报,2012,23(4):1022—1035.
[15] Kim Y,Sohn S.Efficient Fault-Recovery Technique for CGRA-based Multi-Core Architecture[J].Journal of Semiconductor Technology & Science,2015,15(2):307—311.
[16] 朱继祥,李元香,邢建国.可重构系统的演化修复机制[J].计算机学报,2014,37(7):1599—1606.
[17] 纪震,田涛,朱泽轩.进化硬件研究进展[J].深圳大学学报(理工版),2011,28(3):255—263.
[18] 郝国锋,王友仁,张砦,等.可重构硬件芯片级故障定位与自主修复方法[J].电子学报,2012,40(2):384—388.
[19] 孙川,王友仁,张砦,等.可重构阵列自主容错方法[J].信息与控制,2010,39(5):568—573.
[20] 朱继祥,李元香,夏学文.演化硬件的容错模式研究[J].小型微型计算机系统,2010,31(12):2472—2475.
[21] 徐佳庆,窦勇,吕启,等.电子组织:一种具有自适应能力的可重构仿生硬件结构[J].计算机研究与发展,2012,49(9):2005—2017.
[22] 姚睿,王友仁,于盛林,等.具有在线修复能力的强容错三模冗余系统设计及实验研究[J].电子学报,2010,38(1):177—183.
[23] 冯超超,张民选,李晋文,等.一种可配置双向链路的片上网络容错偏转路由器[J].计算机研究与发展,2014,51(2):454—463.
[24] 陈庆强,罗兴国,陈韬,等.一种邻节点状态感知的NoC可重构容错路由[J].小型微型计算机系统,2013,34(6):1365—1370.
[25] 王南天,钱彦岭,李岳.仿生自修复硬件多层结构模型[J].国防科技大学学报, 2016,38(4):85—89.
[26] 欧阳一鸣,王悄,梁华国,等.NoC中相邻虚通道循环共享的VOQ容错路由器设计[J]. 计算机学报,2016,39(6):1135—1146.
[27] 胡农达,王达伟,孙凝晖. 胖树中的分布式动态容错路由[J].计算机学报,2010,33(10):27—36.
[28] 张士鉴,韩国栋,沈剑良,等.基于故障链路缓存再利用的NoC容错路由算法[J].计算机辅助设计与图形学学报,2014,26(1):131—137.
[29] 唐明,张国平,张焕国.基于汉明纠错编码的AES硬件容错设计与实现[J].电子学报,2005,33(11):2013—2016.
[30] 熊庭刚,马中,袁由光.基于操作系统调用的容错计算机系统同步技术研究[J].计算机研究与发展,2006,43(11):1985—1992.
[31] 刘迪,翟季冬,陈文光.基于回归模型的高端容错计算机TPC-C性能估算研究[J].计算机学报,2013,36(6):1267—1279.
[32] 李冰,单书畅,胡瑜,等.面向内存的混合容错编码动态调节设计[J].计算机辅助设计与图形学学报,2014,26(9):1479—1486.
[33] 贾佳,杨学军.异构系统硬件故障传播行为分析及容错优化[J].软件学报,2011,22(12):2853—2865.
[34] 蒋欣,唐超,白晨.PCI总线硬件故障容错技术研究[J].现代电子技术,2016,39(14):35—38.
[35] 陈筠,桑楠,熊光泽.一种容错实时计算机体系结构的研究与实现[J].电子科技大学学报,2007,36(5):846—849.
[36] 孙健,张兴军,董小社.异构平台实时任务的可用性提升容错调度算法[J].计算机研究与发展,2015,52(12):2669—2683.

相似文献/References:

备注/Memo

备注/Memo:
基金项目:国家自然基金重点项目(61432017); 安徽省自然科学基金(1408085MF124); 安徽省高校省级自然科学基金重点项目(kj2015A003); 安徽工程大学国家自然科学预研金.
作者简介:何瑞祥(1992— ),男,江苏杨州人,硕士,研究方向:时域划分映射、容错计算.
陈乃金(1972— ),男,安徽合肥人,博士后,副教授,研究方向:可重构系统编译、时域划分与映射.
更新日期/Last Update: 2017-05-15